Основная информация | |
---|---|
Запущен | 1993 г. |
Снято с производства | 1996 г. |
Разработано | Росс Технологии |
Представление | |
Максимум. Тактовая частота процессора | От 40 МГц до 200 МГц |
Архитектура и классификация | |
Набор инструкций | SPARC V8 |
Физические характеристики | |
Ядра |
|
HyperSPARC , под кодовым названием «Pinnacle», является микропроцессор , который реализует SPARC Version 8 набор инструкций архитектуры (ISA) , разработанный Ross Technology для Cypress Semiconductor .
HyperSPARC был представлен в 1993 году и конкурировал с Sun Microsystems SuperSPARC . Раджу Вегесна был микроархитектором. HyperSPARC был основным конкурентом Sun Microsystem в середине 1990-х годов. Когда Fujitsu приобрела Росс у Cypress, новый владелец считал HyperSPARC более важным, чем SPARC64, разработанный HAL Computer Systems , также дочерней компанией Fujitsu, и это мнение разделяли аналитики.
Описание [ править ]
HyperSPARC был двухпроцессорным суперскалярным микропроцессором. У него было четыре исполнительных блока: целочисленный блок, блок с плавающей запятой, блок загрузки / сохранения и блок ветвления. HyperSPARC имеет встроенный кэш команд размером 8 КБ, из которого за цикл выбирались и декодировались две инструкции. Декодер не мог декодировать новые инструкции, если ранее декодированные инструкции не были переданы исполнительным блокам.
Файл целочисленных регистров содержит 136 регистров, обеспечивая восемь окон регистров , функция, определенная в SPARC ISA. У него было два порта чтения. Целочисленный блок имел четырехступенчатый конвейер , из которого были добавлены два этапа, так что конвейер будет равен всем конвейерам без плавающей запятой. Инструкции целочисленного умножения и деления, добавленные в версию V8 архитектуры SPARC, имели задержку в 18 и 37 циклов соответственно и останавливали конвейер до тех пор, пока они не были завершены.
Микропроцессор поддерживает многопроцессорность в системах MBus .
Физический [ править ]
HyperSPARC состоит из 1,2 миллиона транзисторов. Он был изготовлен компанией Cypress с использованием двухслойного металлического комплементарного процесса металл – оксид – полупроводник (КМОП) толщиной 0,65 мкм . Более поздние версии hyperSPARC имеют больше транзисторов из-за новых функций и были перенесены на более новые процессы. Они были изготовлены Fujitsu , за исключением последней версии, изготовленной NEC .
Упаковка [ править ]
HyperSPARC был многочиповой конструкцией. Он был упакован в керамический многокристальный модуль (MCM) с решеткой на выводах (PGA).
Наборы микросхем [ править ]
В hyperSPARC использовался набор микросхем Cypress SparcSet, представленный в конце июля 1992 года. Он был разработан стартапом Nimbus Technologies, Inc. в Санта-Кларе, Калифорния, для Cypress, который и разработал дизайн. SparcSet также был совместим с другими микропроцессорами SPARC.
Ссылки [ править ]
- Левин, Бернар (11 апреля 1994). «MCM защищает потенциальных пользователей» . Электронные новости .
- Холден, Дэниел (15 февраля 1993 г.). «Кипарис, Солнце: гипертония HyperSPARC» . Электронные новости .
- Холден, Дэниел (15 марта 1993 г.). «HyperSparc планирует объединиться с Intel в вопросе разработки процессора P6» . Электронные новости .
- Холден, Дэниел (19 апреля 1993 г.). «HyperSPARC медленно работает с Sun Micro» . Электронные новости .
- Шен, Джон Пол и Липасти, Микко Х. (2004). Современный дизайн процессора . McGraw-Hill Professional.
Дальнейшее чтение [ править ]
- «Росс представляет проект Pinnacle SPARC». (25 марта 1992 г.). Отчет о микропроцессоре , т. 6, вып. 4.
- «Битва TI и Сайпресс / Росс за лидерство в SPARC». (27 мая 1992 г.). Отчет о микропроцессоре , т. 6, вып. 7.
- "Росс наконец-то отправляет HyperSPARC". (15 ноября 1993 г.). Отчет о микропроцессоре , т. 7, вып. 15.
- «Усовершенствованный HyperSparc бросает вызов UltraSparc». (4 декабря 1995 г.). Отчет о микропроцессоре , т. 9, вып. 16.