Из Википедии, бесплатной энциклопедии
Перейти к навигации Перейти к поиску
Четыре состояния декодера 2-в-4

В цифровой электронике , декодер адреса является двоичным декодер , который имеет два или более входов для адресных бит , и один или несколько выходов для сигналов выбора устройства. [1] Когда адрес для определенного устройства появляется на адресных входах, декодер утверждает выход выбора для этого устройства. Выделенный декодер адреса с одним выходом может быть встроен в каждое устройство на шине адреса, или декодер с одним адресом может обслуживать несколько устройств. [2]

Один адресный декодер с n входными битами адреса может обслуживать до 2 n устройств. Несколько членов серии 7400 в интегральных схемах могут быть использованы в качестве адресных декодеров. Например, при использовании в качестве декодера адреса 74154 [3] обеспечивает четыре адресных входа и шестнадцать (т. Е. 2 4 ) выходов селектора устройств. Декодер адреса - это конкретное использование схемы двоичного декодера , известной как « демультиплексор » или «демультиплексор» (74154 обычно называют «демультиплексором с 4 на 16»), у которого есть много других применений помимо декодирования адреса.

Декодеры адресов являются фундаментальными строительными блоками для систем, использующих шины . Они представлены во всех семействах интегральных схем и процессах, а также во всех стандартных библиотеках FPGA и ASIC . Они обсуждаются во вводных учебниках по цифровому логическому дизайну. [1]

Ссылки [ править ]

  1. ^ a b Пол Горовиц и Уинфилд Хилл (1989). Искусство электроники (2-е изд.). Издательство Кембриджского университета. п. 685 766 . ISBN 978-0-521-37095-0.
  2. ^ SJ Кэхилл (1993). Цифровая и микропроцессорная техника (2-е изд.). Эллис Хорвуд. С. 489–494. ISBN 978-0-13-213398-2.
  3. ^ Лист данных 74HC154

Внешние ссылки [ править ]