Эта статья требует дополнительных ссылок для проверки . ( июль 2009 г. ) ( Узнайте, как и когда удалить этот шаблон сообщения ) |
В вычислительном , А компьютере автобус работает с удвоенной скоростью передачи данных ( DDR данными) передает на оба растущие и падающие краях тактового сигнала . [1] Это также известно как двойная накачка , двойная накачка и двойной переход . Термин режим переключения используется в контексте флэш-памяти NAND .
Обзор [ править ]
Самый простой способ спроектировать тактируемую электронную схему - заставить ее выполнять одну передачу за полный цикл (нарастание и спад) тактового сигнала . Однако для этого требуется, чтобы тактовый сигнал изменялся дважды за передачу, в то время как линии данных изменялись не более одного раза за передачу. При работе с широкой полосой пропускания ограничения целостности сигнала ограничивают тактовую частоту . При использовании обоих фронтов тактового сигнала сигналы данных работают с одной и той же предельной частотой, тем самым удваивая скорость передачи данных.
Эта методика была использована для Микропроцессор передних боковых шин , Ультра-3 SCSI , шины расширения ( AGP , PCI-X [2] ), графической памяти ( GDDR ), основная память (как RDRAM , и DDR1 через DDR4 ) и HyperTransport автобус на AMD «s 64 Athlon процессоров. В последнее время он используется для других систем с высокими требованиями к скорости передачи данных - например, для вывода аналого-цифровых преобразователей (АЦП). [3]
DDR не следует путать с двухканальным , в котором каждый канал памяти обращается к двум модулям RAM одновременно. Эти две технологии независимы друг от друга, и многие материнские платы используют обе, благодаря использованию памяти DDR в двухканальной конфигурации.
Альтернативой двойной или четверной прокачке является самосинхронизация канала . Такую тактику выбрали InfiniBand и PCI Express .
Соотношение пропускной способности и частоты [ править ]
Описание пропускной способности шины с двойной накачкой может сбить с толку. Каждый фронт тактового импульса называется как такт , с двумя ударами (один приподнятых и один мрачной ) за один цикл. Технически герц - это единица циклов в секунду, но многие люди ссылаются на количество передач в секунду. При осторожном использовании обычно говорится о «500 МГц, удвоенная скорость передачи данных» или «1000 МТ / с », но многие случайно ссылаются на «шину на 1000 МГц», даже если ни один сигнал не циклически превышает 500 МГц.
DDR SDRAM популяризировала метод определения пропускной способности шины в мегабайтах в секунду , произведения скорости передачи и ширины шины в байтах. DDR SDRAM, работающая с тактовой частотой 100 МГц, называется DDR-200 (после скорости передачи данных 200 МТ / с), а DIMM шириной 64 бита (8 байт), работающий с этой скоростью передачи данных, называется PC-1600, после его Пиковая (теоретическая) пропускная способность 1600 МБ / с. Аналогичным образом, скорость передачи данных 1,6 ГТ / с DDR3-1600 называется PC3-12800.
Некоторые примеры популярных обозначений модулей DDR:
Имена | Часы памяти | Часы шины ввода / вывода | Скорость передачи | Теоретическая пропускная способность |
---|---|---|---|---|
DDR-200, ПК-1600 | 100 МГц | 100 МГц | 200 МТ / с | 1,6 ГБ / с |
DDR-400, ПК-3200 | 200 МГц | 200 МГц | 400 МТ / с | 3,2 ГБ / с |
DDR2-800, PC2-6400 | 200 МГц | 400 МГц | 800 МТ / с | 6,4 ГБ / с |
DDR3-1600, PC3-12800 | 200 МГц | 800 МГц | 1600 МТ / с | 12,8 ГБ / с |
DDR4-2400, PC4-19200 | 300 МГц | 1200 МГц | 2400 МТ / с | 19,2 ГБ / с |
DDR4-3200, PC4-25600 | 400 МГц | 1600 МГц | 3200 МТ / с | 25,6 ГБ / с |
DDR5-4800, PC5-38400 | 300 МГц | 2400 МГц | 4800 МТ / с | 38,4 ГБ / с |
DDR5-6400, PC5-51200 | 400 МГц | 3200 МГц | 6400 МТ / с | 51,2 ГБ / с |
DDR SDRAM использует сигнализацию с удвоенной скоростью передачи данных только на линиях передачи данных. Адресные и управляющие сигналы по-прежнему отправляются в DRAM один раз за тактовый цикл (точнее, на переднем фронте тактового сигнала), а параметры синхронизации, такие как задержка CAS , указываются в тактовых циклах. Некоторые менее распространенные интерфейсы DRAM, в частности LPDDR2 , GDDR5 и XDR DRAM , отправляют команды и адреса с двойной скоростью передачи данных. DDR5 использует две 7-битные шины команд / адреса с удвоенной скоростью передачи данных для каждого модуля DIMM, где микросхема зарегистрированного драйвера тактовой частоты преобразуется в 14-битную шину SDR для каждой микросхемы памяти.
См. Также [ править ]
- DDR SDRAM , DDR2 SDRAM , DDR3 SDRAM , DDR4 SDRAM и DDR5 SDRAM
- GDDR SDRAM , GDDR3 SDRAM , GDDR4 SDRAM , GDDR5 SDRAM и GDDR6 SDRAM
- Список битрейтов устройства
- Насосная (компьютерные системы)
- Четыре скорости передачи данных
Ссылки [ править ]
- ^ Хеннесси, Джон Л .; Паттерсон, Дэвид А. (2007). Компьютерная архитектура: количественный подход . Амстердам: Морган Кауфманн. п. 314. ISBN 0-12-370490-1.
- ^ Шмид, Патрик. «Битвы PCI Express PCI-X» . Руководство Тома по оборудованию .
- ^ "AD9467 ADC" (PDF) (лист данных). Аналоговые устройства.