Оперативная память ( RAM ; / r æ m / ) - это форма компьютерной памяти, которую можно читать и изменять в любом порядке, обычно используется для хранения рабочих данных и машинного кода . [1] [2] Устройство памяти с произвольным доступом позволяет считывать или записывать элементы данных почти за одно и то же время независимо от физического расположения данных внутри памяти. Напротив, с другими носителями данных с прямым доступом, такими как жесткие диски , CD-RW , DVD-RW и более старыеМагнитные ленты и память барабана , время, необходимое для чтения и записи элементов данных, значительно варьируется в зависимости от их физического расположения на носителе записи из-за механических ограничений, таких как скорость вращения носителя и движение рычага.
ОЗУ содержит схемы мультиплексирования и демультиплексирования для подключения линий данных к адресуемой памяти для чтения или записи записи. Обычно по одному и тому же адресу осуществляется доступ к более чем одному биту хранилища, а устройства RAM часто имеют несколько линий данных и называются «8-битными» или «16-битными» и т. Д. Устройствами. [ требуется разъяснение ]
В современных технологиях память с произвольным доступом представляет собой микросхемы интегральных схем (ИС) с ячейками памяти MOS (металл-оксид-полупроводник) . RAM обычно ассоциируется с энергозависимыми типами памяти (такими как модули динамической памяти с произвольным доступом (DRAM) ), где сохраненная информация теряется при отключении питания, хотя энергонезависимая RAM также была разработана. [3] Существуют и другие типы энергонезависимой памяти, которые позволяют произвольный доступ для операций чтения, но либо не разрешают операции записи, либо имеют другие ограничения на них. К ним относятся большинство типов ПЗУ и тип флэш-памяти, называемый NOR-Flash .
Двумя основными типами энергозависимой полупроводниковой памяти с произвольным доступом являются статическая память с произвольным доступом (SRAM) и динамическая память с произвольным доступом (DRAM). Коммерческое использование полупроводниковой RAM восходит к 1965 году, когда IBM представила микросхему SP95 SRAM для своего компьютера System / 360 Model 95 , а Toshiba использовала ячейки памяти DRAM для своего электронного калькулятора Toscal BC-1411 , оба на основе биполярных транзисторов . Коммерческая МОП-память на основе МОП-транзисторов была разработана в конце 1960-х годов и с тех пор является основой всей коммерческой полупроводниковой памяти. Первый коммерческий чип DRAM IC, Intel 1103 , был представлен в октябре 1970 года. Синхронная динамическая память с произвольным доступом (SDRAM) позже дебютировала с чипом Samsung KM48SL2000 в 1992 году.
История
Ранние компьютеры использовали реле , механические счетчики [4] или линии задержки для функций основной памяти. Ультразвуковые линии задержки были последовательными устройствами, которые могли воспроизводить данные только в том порядке, в котором они были записаны. Память барабана может быть расширена с относительно небольшими затратами, но для эффективного извлечения элементов памяти необходимо знать физическую структуру барабана для оптимизации скорости. Защелки, построенные из триодов для электронных ламп , а позже и из дискретных транзисторов , использовались для более мелких и быстрых запоминающих устройств, таких как регистры. Такие регистры были относительно большими и слишком дорогими в использовании для больших объемов данных; обычно может быть предоставлено только несколько десятков или несколько сотен бит такой памяти.
Первой практической формой оперативной памяти была трубка Вильямса, выпущенная в 1947 году. Она хранила данные в виде электрически заряженных пятен на лицевой стороне электронно-лучевой трубки . Поскольку электронный луч ЭЛТ мог читать и записывать пятна на трубке в любом порядке, память была произвольной. Емкость трубки Вильямса составляла от нескольких сотен до примерно тысячи бит, но она была намного меньше, быстрее и более энергоэффективна, чем использование отдельных защелок вакуумной лампы. Разработано в Университете Манчестера в Англии, труба Уильямс обеспечила носитель , на котором первый в электронном виде хранится программа была реализована в Манчестере Детского компьютера, который первый успешно управлял программой 21 июня 1948 г. [5] На самом деле, а не Лампа памяти Williams, разработанная для младенца, была испытательной площадкой для демонстрации надежности памяти. [6] [7]
Память на магнитных сердечниках была изобретена в 1947 году и разрабатывалась до середины 1970-х годов. Это стало широко распространенной формой оперативной памяти, основанной на массиве намагниченных колец. Изменяя смысл намагничивания каждого кольца, данные могут храниться с одним битом для каждого кольца. Поскольку каждое кольцо имело комбинацию адресных проводов для его выбора, чтения или записи, был возможен доступ к любой ячейке памяти в любой последовательности. Память с магнитным сердечником была стандартной формой компьютерной системы памяти до тех пор, пока в начале 1970-х не была вытеснена твердотельной полупроводниковой памятью MOS ( металл-оксид-кремний ) в интегральных схемах (ИС). [8]
До разработки схем интегрированной постоянной памяти (ПЗУ) постоянная (или только для чтения ) оперативная память часто создавалась с использованием диодных матриц, управляемых адресными декодерами , или особым образом намотанных плоскостей памяти с тросом сердечника . [ необходима цитата ]
Полупроводниковая память началась в 1960-х годах с биполярной памяти, в которой использовались биполярные транзисторы . Хотя он улучшил производительность, он не мог конкурировать с более низкой ценой памяти на магнитных сердечниках. [9]
MOS RAM
Изобретение полевого МОП - транзистора (металл-оксид-полупроводник полевой транзистор), также известный как МОП - транзистора, путем Mohamed М. Atalla и Давон Канг в Bell Labs в 1959 году, [10] привело к развитию металл-oxide- Полупроводниковая память (MOS), разработанная Джоном Шмидтом из Fairchild Semiconductor в 1964 году. [8] [11] Помимо более высокой производительности, полупроводниковая память MOS была дешевле и потребляла меньше энергии, чем память на магнитных сердечниках. [8] Разработка технологии МОП-интегральной схемы с кремниевым затвором (МОП-ИС) Федерико Фаггин в Fairchild в 1968 году позволила производить микросхемы памяти МОП . [12] MOS-память обогнала память на магнитных сердечниках и стала доминирующей технологией памяти в начале 1970-х годов. [8]
Интегрированная биполярная статическая память с произвольным доступом (SRAM) была изобретена Робертом Норманом в Fairchild Semiconductor в 1963 году. [13] За ней последовала разработка MOS SRAM Джоном Шмидтом в Fairchild в 1964 году. [8] SRAM стала альтернатива памяти с магнитным сердечником, но для каждого бита данных требовалось шесть МОП-транзисторов . [14] Коммерческое использование SRAM началось в 1965 году, когда IBM представила микросхему памяти SP95 для System / 360 Model 95 . [9]
Динамическая память с произвольным доступом (DRAM) позволила заменить схему защелки с 4 или 6 транзисторами на один транзистор для каждого бита памяти, что значительно увеличило плотность памяти за счет непостоянства. Данные хранились в крошечной емкости каждого транзистора, и их приходилось периодически обновлять каждые несколько миллисекунд, прежде чем заряд мог уйти. Электронный калькулятор Toshiba Toscal BC-1411 , представленный в 1965 году [15] [16] [17], использовал форму емкостной биполярной памяти DRAM, хранящей 180-битные данные в дискретных ячейках памяти , состоящих из германиевых биполярных транзисторов и конденсаторов. . [16] [17] Несмотря на то, что она предлагала более высокую производительность по сравнению с памятью на магнитном сердечнике, биполярная память DRAM не могла конкурировать с более низкой ценой доминирующей в то время памяти на магнитном сердечнике. [18]
Технология MOS - это основа современной DRAM. В 1966 году доктор Роберт Х. Деннард из исследовательского центра IBM Thomas J. Watson работал над MOS-памятью. Изучая характеристики технологии МОП, он обнаружил, что она способна создавать конденсаторы , и что сохранение заряда или отсутствие заряда на МОП-конденсаторе может представлять 1 и 0 бита, в то время как МОП-транзистор может управлять записью заряда в конденсатор. Это привело к его разработке ячейки памяти DRAM с одним транзистором. [14] В 1967 году Деннард подал в IBM патент на ячейку памяти DRAM с одним транзистором, основанную на технологии MOS. [19] Первой коммерческой микросхемой DRAM IC была Intel 1103 , которая была изготовлена по технологии MOS 8 мкм и емкостью 1 кбит и была выпущена в 1970 году. [8] [20] [21]
Синхронная динамическая память с произвольным доступом (SDRAM) была разработана Samsung Electronics . Первым коммерческим чипом SDRAM был Samsung KM48SL2000 с емкостью 16 Мбит . [22] Он был представлен Samsung в 1992 году [23] и серийно производился в 1993 году. [22] Первым коммерческим чипом памяти DDR SDRAM ( SDRAM с удвоенной скоростью передачи данных ) был 64- мегабитный чип DDR SDRAM от Samsung , выпущенный в июне 1998 года. [24] GDDR (графическая DDR) - это форма DDR SGRAM (синхронная графическая RAM), которая была впервые выпущена компанией Samsung как 16- мегабитная микросхема памяти в 1998 году. [25]
Типы
Двумя широко используемыми формами современной оперативной памяти являются статическая RAM (SRAM) и динамическая RAM (DRAM). В статическом ОЗУ, биты данные хранятся с использованием состояния шести- транзистора ячейки памяти , как правило , с использованием шести МОПОВ - транзисторов (металл-оксид-полупроводник полевых транзисторов). Эта форма ОЗУ более дорогая в производстве, но, как правило, быстрее и требует меньше динамической мощности, чем DRAM. В современных компьютерах SRAM часто используется в качестве кэш-памяти для процессора . DRAM хранит бит данных с помощью пары транзистора и конденсатора (обычно полевого МОП- транзистора и конденсатора MOS соответственно) [26], которые вместе составляют ячейку DRAM. Конденсатор удерживает высокий или низкий заряд (1 или 0 соответственно), а транзистор действует как переключатель, который позволяет схеме управления на микросхеме считывать состояние заряда конденсатора или изменять его. Поскольку производство этой формы памяти дешевле, чем статическая ОЗУ, она является преобладающей формой компьютерной памяти, используемой в современных компьютерах.
Как статическое, так и динамическое ОЗУ считаются энергозависимыми , поскольку их состояние теряется или сбрасывается при отключении питания от системы. Напротив, постоянная память (ROM) хранит данные путем постоянного включения или отключения выбранных транзисторов, так что память не может быть изменена. Варианты ПЗУ с возможностью записи (такие как EEPROM и флэш-память ) имеют общие свойства как ПЗУ, так и ОЗУ, что позволяет данным сохраняться без питания и обновляться без специального оборудования. Эти постоянные формы полупроводникового ПЗУ включают флэш-накопители USB , карты памяти для фотоаппаратов и портативных устройств, а также твердотельные накопители . Память ECC (которая может быть SRAM или DRAM) включает в себя специальные схемы для обнаружения и / или исправления случайных ошибок (ошибок памяти) в хранимых данных с использованием битов четности или кодов исправления ошибок .
В общем, термин RAM относится исключительно к твердотельным устройствам памяти (DRAM или SRAM), а точнее к основной памяти в большинстве компьютеров. В оптическом хранилище термин DVD-RAM употребляется неправильно, поскольку, в отличие от CD-RW или DVD-RW, его не нужно стирать перед повторным использованием. Тем не менее, DVD-RAM ведет себя как жесткий диск, хотя и работает несколько медленнее.
Ячейка памяти
Ячейка памяти - это фундаментальный строительный блок компьютерной памяти . Ячейка памяти представляет собой электронную схему, которая хранит один бит двоичной информации, и она должна быть настроена на сохранение логической 1 (высокий уровень напряжения) и сброшена для сохранения логического 0 (низкий уровень напряжения). Его значение сохраняется / сохраняется до тех пор, пока оно не будет изменено процессом установки / сброса. Доступ к значению в ячейке памяти можно получить, прочитав его.
В SRAM ячейка памяти представляет собой тип триггерной схемы, обычно реализуемой с использованием полевых транзисторов . Это означает, что SRAM требует очень низкого энергопотребления, когда к ней нет доступа, но она дорогая и имеет низкую плотность хранения.
Второй тип, DRAM, основан на конденсаторе. Зарядка и разрядка этого конденсатора может сохранять в ячейке «1» или «0». Однако заряд в этом конденсаторе медленно утекает, и его необходимо периодически обновлять. Из-за этого процесса обновления DRAM потребляет больше энергии, но может обеспечить большую плотность хранения и более низкие удельные затраты по сравнению с SRAM.
Обращение
Чтобы быть полезными, ячейки памяти должны быть доступны для чтения и записи. В устройстве RAM для выбора ячеек памяти используются схемы мультиплексирования и демультиплексирования. Обычно устройство RAM имеет набор адресных линий A0 ... An, и для каждой комбинации битов, которые могут быть применены к этим линиям, активируется набор ячеек памяти. Из-за такой адресации RAM-устройства практически всегда имеют объем памяти, равный двойке.
Обычно несколько ячеек памяти имеют один и тот же адрес. Например, микросхема RAM шириной 4 бита имеет 4 ячейки памяти для каждого адреса. Часто ширина памяти и ширина микропроцессора различаются, для 32-битного микропроцессора потребуется восемь 4-битных микросхем RAM.
Часто требуется больше адресов, чем может предоставить устройство. В этом случае внешние мультиплексоры устройства используются для активации правильного устройства, к которому осуществляется доступ.
Иерархия памяти
Можно читать и перезаписывать данные в ОЗУ. Многие компьютерные системы имеют иерархия памяти , состоящая из регистров процессора , на кристалле SRAM кэши, внешние кэши , ДОЗУ , пейджинговые системы и виртуальной памяти или подкачки на жестком диске. Весь этот пул памяти может называться «ОЗУ» многими разработчиками, даже несмотря на то, что различные подсистемы могут иметь очень разное время доступа , что нарушает исходную концепцию, лежащую в основе термина произвольного доступа в ОЗУ. Даже на уровне иерархии, таком как DRAM, конкретная строка, столбец, банк, ранг , канал или организация чередования компонентов делают время доступа переменным, хотя и не в той степени, в которой время доступа к вращающемуся носителю или ленте является переменным. . Общая цель использования иерархии памяти - получить максимально возможную среднюю производительность доступа при минимизации общей стоимости всей системы памяти (как правило, иерархия памяти следует за временем доступа с быстрыми регистрами ЦП наверху и медленным жестким диском. внизу).
Во многих современных персональных компьютерах оперативная память представлена в виде легко модернизируемых модулей, называемых модулями памяти или модулями DRAM размером с несколько палочек жевательной резинки. Их можно быстро заменить, если они будут повреждены или когда меняющиеся потребности потребуют увеличения емкости хранилища. Как было предложено выше, меньшие объемы ОЗУ (в основном SRAM) также интегрированы в ЦП и другие ИС на материнской плате , а также в жесткие диски, CD-ROM и некоторые другие части компьютерной системы.
Другое использование ОЗУ
ОЗУ не только служит временным хранилищем и рабочим пространством для операционной системы и приложений, но и используется многими другими способами.
Виртуальная память
В большинстве современных операционных систем используется метод увеличения объема оперативной памяти, известный как «виртуальная память». Часть жесткого диска компьютера отведена для файла подкачки или рабочего раздела , а комбинация физической ОЗУ и файла подкачки формирует общую память системы. (Например, если компьютер имеет 2 ГБ (1024 3 B) ОЗУ и файл подкачки 1 ГБ, то операционная система имеет доступный общий объем памяти 3 ГБ.) Когда в системе мало физической памяти, она может выполнять « подкачку» "части ОЗУ в файл подкачки, чтобы освободить место для новых данных, а также для чтения ранее замененной информации обратно в ОЗУ. Чрезмерное использование этого механизма приводит к сбоям и, как правило, снижает общую производительность системы, в основном потому, что жесткие диски намного медленнее, чем ОЗУ.
RAM-диск
Программное обеспечение может «разбивать» часть оперативной памяти компьютера, позволяя ему действовать как гораздо более быстрый жесткий диск, который называется RAM-диском . RAM-диск теряет сохраненные данные при выключении компьютера, если в памяти не предусмотрен резервный аккумулятор.
Теневая RAM
Иногда содержимое относительно медленной микросхемы ПЗУ копируется в память для чтения / записи, чтобы сократить время доступа. Затем микросхема ПЗУ отключается, в то время как инициализированные ячейки памяти включаются в один и тот же блок адресов (часто защищенный от записи). Этот процесс, иногда называемый теневым копированием , довольно распространен как в компьютерах, так и во встроенных системах .
В качестве распространенного примера BIOS типичных персональных компьютеров часто имеет параметр, называемый «использовать теневой BIOS» или аналогичный. Если этот параметр включен, функции, которые полагаются на данные из ПЗУ BIOS, вместо этого используют адреса DRAM (большинство из них также могут переключать затенение ПЗУ видеокарты или других разделов ПЗУ). В зависимости от системы это может не привести к повышению производительности и может вызвать несовместимость. Например, некоторое оборудование может быть недоступно для операционной системы, если используется теневое ОЗУ. В некоторых системах преимущество может быть гипотетическим, поскольку BIOS не используется после загрузки в пользу прямого доступа к оборудованию. Свободная память уменьшается из-за размера затененных ПЗУ. [27]
Недавние улучшения
Несколько новых типов энергонезависимой оперативной памяти , которые сохраняют данные при отключении питания, находятся в стадии разработки. Используемые технологии включают углеродные нанотрубки и подходы, использующие туннельное магнитосопротивление . Среди MRAM 1-го поколения , чип 128 кбит ( 128 × 2 10 байт) был изготовлен по технологии 0,18 мкм летом 2003 года. [ Необходима цитата ] В июне 2004 года Infineon Technologies представила 16 МБ (16 × 2 20 байтов) прототип снова на основе 0,18 мкм технологии. В настоящее время разрабатываются два метода второго поколения: терморегулирующая коммутация (TAS) [28] , разрабатываемая Crocus Technology , и технология передачи крутящего момента (STT), над которой работают Crocus , Hynix , IBM и несколько других компаний. . [29] Нантеро построил прототип действующей памяти на углеродных нанотрубках 10 ГБ (10 × 2 30 байт) в 2004 году. Тем не менее, остается вопрос, смогут ли некоторые из этих технологий в конечном итоге занять значительную долю рынка в технологиях DRAM, SRAM или флэш-памяти. чтобы увидеть.
С 2006 года стали доступны « твердотельные накопители » (на основе флэш-памяти) емкостью более 256 гигабайт и производительностью, намного превышающей традиционные диски. Эта разработка начала размывать определение между традиционной памятью с произвольным доступом и «дисками», резко уменьшая разницу в производительности.
Некоторые виды оперативной памяти, такие как EcoRAM , специально разработаны для серверных ферм , где низкое энергопотребление важнее скорости. [30]
Стена памяти
«Стена памяти» - это растущее несоответствие скорости ЦП и памяти вне микросхемы ЦП. Важной причиной этого несоответствия является ограниченная полоса пропускания связи за пределами границ микросхемы, которую также называют границей полосы пропускания . С 1986 по 2000 год скорость процессора увеличивалась на 55% в год, в то время как скорость памяти увеличивалась только на 10%. Учитывая эти тенденции, ожидалось, что задержка памяти станет серьезным узким местом в производительности компьютера. [31]
Улучшения скорости ЦП значительно замедлились частично из-за серьезных физических препятствий, а частично из-за того, что текущие конструкции ЦП в некотором смысле уже достигли стены памяти. Intel резюмировала эти причины в документе 2005 года. [32]
Во-первых, по мере уменьшения геометрии чипа и увеличения тактовой частоты ток утечки транзистора увеличивается, что приводит к чрезмерному энергопотреблению и нагреву ... Во-вторых, преимущества более высоких тактовых частот частично сводятся на нет задержкой памяти, поскольку время доступа к памяти не успевал за увеличением тактовых частот. В-третьих, для некоторых приложений традиционные последовательные архитектуры становятся менее эффективными по мере того, как процессоры становятся быстрее (из-за так называемого узкого места фон Неймана ), что еще больше снижает любой выигрыш, который в противном случае можно было бы купить за увеличение частоты. Кроме того, частично из-за ограничений в способах создания индуктивности в твердотельных устройствах, задержки между сопротивлением и емкостью (RC) при передаче сигнала растут по мере уменьшения размеров элементов, создавая дополнительное узкое место, которое не устраняется увеличением частоты.
Задержки RC при передаче сигнала также были отмечены в статье «Тактовая частота по сравнению с IPC: конец пути для обычных микроархитектур» [33], в которой прогнозировалось увеличение среднегодовой производительности ЦП на 12,5% в период с 2000 по 2014 год.
Другая концепция - это разрыв в производительности процессора и памяти, который может быть устранен с помощью трехмерных интегральных схем, которые сокращают расстояние между логическими аспектами и аспектами памяти, которые еще больше разнесены в 2D-кристалле. [34] Дизайн подсистемы памяти требует сосредоточения внимания на пробеле, который со временем увеличивается. [35] Основным методом преодоления разрыва является использование кешей ; небольшие объемы высокоскоростной памяти, которые содержат недавние операции и инструкции рядом с процессором, ускоряя выполнение этих операций или инструкций в тех случаях, когда они часто вызываются. Чтобы справиться с растущим разрывом, было разработано несколько уровней кэширования, а производительность современных высокоскоростных компьютеров зависит от развивающихся методов кэширования. [36] Разница между увеличением скорости процессора и отставанием скорости доступа к основной памяти может достигать 53%. [37]
Скорость твердотельных жестких дисков продолжала увеличиваться с ~ 400 Мбит / с через SATA3 в 2012 году до ~ 3 ГБ / с через NVMe / PCIe в 2018 году, сокращая разрыв между скоростью ОЗУ и жестких дисков, хотя ОЗУ продолжает расти. быть на порядок быстрее с однополосной памятью DDR4 3200 со скоростью 25 ГБ / с, а с современной GDDR - еще быстрее. Быстрые, дешевые, энергонезависимые твердотельные накопители заменили некоторые функции, ранее выполнявшиеся ОЗУ, такие как хранение определенных данных для немедленной доступности на фермах серверов - 1 терабайт SSD-хранилища можно получить за 200 долларов, а 1 ТБ ОЗУ будет стоить тысячи. долларов. [38] [39]
График
SRAM
Дата введения | Название чипа | Емкость ( бит ) | Время доступа | Тип SRAM | Производитель (и) | Процесс | МОП-транзистор | Ссылка |
---|---|---|---|---|---|---|---|---|
Март 1963 г. | N / A | 1 бит | ? | Биполярный ( клеточный ) | Fairchild | N / A | N / A | [9] |
1965 г. | ? | 8-битный | ? | Биполярный | IBM | ? | N / A | |
SP95 | 16 бит | ? | Биполярный | IBM | ? | N / A | [40] | |
? | 64-битный | ? | МОП-транзистор | Fairchild | ? | PMOS | [41] | |
1966 г. | TMC3162 | 16 бит | ? | Биполярный ( TTL ) | Транзитрон | ? | N / A | [8] |
? | ? | ? | МОП-транзистор | NEC | ? | ? | [42] | |
1968 г. | ? | 64-битный | ? | МОП-транзистор | Fairchild | ? | PMOS | [42] |
144-битный | ? | МОП-транзистор | NEC | ? | NMOS | |||
512 бит | ? | МОП-транзистор | IBM | ? | NMOS | [41] | ||
1969 г. | ? | 128-битный | ? | Биполярный | IBM | ? | N / A | [9] |
1101 | 256 бит | 850 нс | МОП-транзистор | Intel | 12000 нм | PMOS | [43] [44] [45] [46] | |
1972 г. | 2102 | 1 кбит | ? | МОП-транзистор | Intel | ? | NMOS | [43] |
1974 г. | 5101 | 1 кбит | 800 нс | МОП-транзистор | Intel | ? | CMOS | [43] [47] |
2102A | 1 кбит | 350 нс | МОП-транзистор | Intel | ? | NMOS ( истощение ) | [43] [48] | |
1975 г. | 2114 | 4 кбит | 450 нс | МОП-транзистор | Intel | ? | NMOS | [43] [47] |
1976 г. | 2115 | 1 кбит | 70 нс | МОП-транзистор | Intel | ? | NMOS ( HMOS ) | [43] [44] |
2147 | 4 кбит | 55 нс | МОП-транзистор | Intel | ? | NMOS (HMOS) | [43] [49] | |
1977 г. | ? | 4 кбит | ? | МОП-транзистор | Toshiba | ? | CMOS | [44] |
1978 г. | HM6147 | 4 кбит | 55 нс | МОП-транзистор | Hitachi | 3000 нм | CMOS ( двухканальный ) | [49] |
TMS4016 | 16 кбит | ? | МОП-транзистор | Инструменты Техаса | ? | NMOS | [44] | |
1980 г. | ? | 16 кбит | ? | МОП-транзистор | Hitachi, Toshiba | ? | CMOS | [50] |
64 кбит | ? | МОП-транзистор | Мацусита | |||||
1981 г. | ? | 16 кбит | ? | МОП-транзистор | Инструменты Техаса | 2,500 нм | NMOS | [50] |
Октябрь 1981 г. | ? | 4 кбит | 18 нс | МОП-транзистор | Мацусита, Тошиба | 2000 нм | CMOS | [51] |
1982 г. | ? | 64 кбит | ? | МОП-транзистор | Intel | 1500 нм | NMOS (HMOS) | [50] |
Февраль 1983 г. | ? | 64 кбит | 50 нс | МОП-транзистор | Mitsubishi | ? | CMOS | [52] |
1984 | ? | 256 кбит | ? | МОП-транзистор | Toshiba | 1200 нм | CMOS | [50] [45] |
1987 г. | ? | 1 Мбит | ? | МОП-транзистор | Сони , Хитачи, Мицубиси , Тошиба | ? | CMOS | [50] |
Декабрь 1987 г. | ? | 256 кбит | 10 нс | БиМОС | Инструменты Техаса | 800 нм | BiCMOS | [53] |
1990 г. | ? | 4 Мбит | 15–23 нс | МОП-транзистор | NEC, Toshiba, Hitachi, Mitsubishi | ? | CMOS | [50] |
1992 г. | ? | 16 Мбит | 12–15 нс | МОП-транзистор | Fujitsu , NEC | 400 нм | ||
Декабрь 1994 | ? | 512 кбит | 2,5 нс | МОП-транзистор | IBM | ? | CMOS ( SOI ) | [54] |
1995 г. | ? | 4 Мбит | 6 нс | Кэш ( SyncBurst ) | Hitachi | 100 нм | CMOS | [55] |
256 Мбит | ? | МОП-транзистор | Hyundai | ? | CMOS | [56] |
DRAM
Дата введения | Название чипа | Емкость ( бит ) | Тип DRAM | Производитель (и) | Процесс | МОП-транзистор | Область | Ссылка |
---|---|---|---|---|---|---|---|---|
1965 г. | N / A | 1 бит | DRAM ( ячейка ) | Toshiba | N / A | N / A | N / A | [16] [17] |
1967 | N / A | 1 бит | DRAM (ячейка) | IBM | N / A | MOS | N / A | [19] [42] |
1968 г. | ? | 256 бит | DRAM ( IC ) | Fairchild | ? | PMOS | ? | [8] |
1969 г. | N / A | 1 бит | DRAM (ячейка) | Intel | N / A | PMOS | N / A | [42] |
1970 г. | 1102 | 1 кбит | DRAM (IC) | Intel, Honeywell | ? | PMOS | ? | [42] |
1103 | 1 кбит | DRAM | Intel | 8000 нм | PMOS | 10 мм² | [57] [58] [20] | |
1971 г. | μPD403 | 1 кбит | DRAM | NEC | ? | NMOS | ? | [59] |
? | 2 кбит | DRAM | Общий инструмент | ? | PMOS | 13 мм² | [60] | |
1972 г. | 2107 | 4 кбит | DRAM | Intel | ? | NMOS | ? | [43] [61] |
1973 | ? | 8 кбит | DRAM | IBM | ? | PMOS | 19 мм² | [60] |
1975 г. | 2116 | 16 кбит | DRAM | Intel | ? | NMOS | ? | [62] [8] |
1977 г. | ? | 64 кбит | DRAM | NTT | ? | NMOS | 35 мм² | [60] |
1979 г. | MK4816 | 16 кбит | PSRAM | Mostek | ? | NMOS | ? | [63] |
? | 64 кбит | DRAM | Сименс | ? | VMOS | 25 мм² | [60] | |
1980 г. | ? | 256 кбит | DRAM | NEC, NTT | 1000–1 500 нм | NMOS | 34–42 мм² | [60] |
1981 г. | ? | 288 кбит | DRAM | IBM | ? | MOS | 25 мм² | [64] |
1983 г. | ? | 64 кбит | DRAM | Intel | 1500 нм | CMOS | 20 мм² | [60] |
256 кбит | DRAM | NTT | ? | CMOS | 31 мм² | |||
5 января 1984 г. | ? | 8 Мбит | DRAM | Hitachi | ? | MOS | ? | [65] [66] |
Февраль 1984 г. | ? | 1 Мбит | DRAM | Hitachi, NEC | 1000 морских миль | NMOS | 74–76 мм² | [60] [67] |
NTT | 800 нм | CMOS | 53 мм² | [60] [67] | ||||
1984 | TMS4161 | 64 кбит | DPRAM ( VRAM ) | Инструменты Техаса | ? | NMOS | ? | [68] [69] |
Январь 1985 г. | μPD41264 | 256 кбит | DPRAM (VRAM) | NEC | ? | NMOS | ? | [70] [71] |
Июнь 1986 г. | ? | 1 Мбит | PSRAM | Toshiba | ? | CMOS | ? | [72] |
1986 г. | ? | 4 Мбит | DRAM | NEC | 800 нм | NMOS | 99 мм² | [60] |
Texas Instruments, Toshiba | 1000 морских миль | CMOS | 100–137 мм² | |||||
1987 г. | ? | 16 Мбит | DRAM | NTT | 700 нм | CMOS | 148 мм² | [60] |
Октябрь 1988 г. | ? | 512 кбит | HSDRAM | IBM | 1000 морских миль | CMOS | 78 мм² | [73] |
1991 г. | ? | 64 Мбит | DRAM | Matsushita , Mitsubishi , Fujitsu , Toshiba | 400 нм | CMOS | ? | [50] |
1993 г. | ? | 256 Мбит | DRAM | Hitachi, NEC | 250 нм | CMOS | ? | |
1995 г. | ? | 4 Мбит | DPRAM (VRAM) | Hitachi | ? | CMOS | ? | [55] |
9 января 1995 г. | ? | 1 Гбит | DRAM | NEC | 250 нм | CMOS | ? | [74] [55] |
Hitachi | 160 нм | CMOS | ? | |||||
1996 г. | ? | 4 Мбит | FRAM | Samsung | ? | NMOS | ? | [75] |
1997 г. | ? | 4 Гбит | QLC | NEC | 150 нм | CMOS | ? | [50] |
1998 г. | ? | 4 Гбит | DRAM | Hyundai | ? | CMOS | ? | [56] |
Июнь 2001 г. | TC51W3216XB | 32 Мбит | PSRAM | Toshiba | ? | CMOS | ? | [76] |
Февраль 2001 г. | ? | 4 Гбит | DRAM | Samsung | 100 нм | CMOS | ? | [50] [77] |
SDRAM
Дата введения | Название чипа | Емкость ( бит ) [78] | Тип SDRAM | Производитель (и) | Процесс | МОП-транзистор | Область | Ссылка |
---|---|---|---|---|---|---|---|---|
1992 г. | KM48SL2000 | 16 Мбит | SDR | Samsung | ? | CMOS | ? | [79] [22] |
1996 г. | MSM5718C50 | 18 Мбит | RDRAM | Оки | ? | CMOS | 325 мм 2 | [80] |
N64 RDRAM | 36 Мбит | RDRAM | NEC | ? | CMOS | ? | [81] | |
? | 1024 Мбит | SDR | Mitsubishi | 150 нм | CMOS | ? | [50] | |
1997 г. | ? | 1024 Мбит | SDR | Hyundai | ? | ТАК ЧТО Я | ? | [56] |
1998 г. | MD5764802 | 64 Мбит | RDRAM | Оки | ? | CMOS | 325 мм 2 | [80] |
Март 1998 г. | Прямой RDRAM | 72 Мбит | RDRAM | Рамбус | ? | CMOS | ? | [82] |
Июнь 1998 г. | ? | 64 Мбит | DDR | Samsung | ? | CMOS | ? | [83] [84] [85] |
1998 г. | ? | 64 Мбит | DDR | Hyundai | ? | CMOS | ? | [56] |
128 Мбит | SDR | Samsung | ? | CMOS | ? | [86] [84] | ||
1999 г. | ? | 128 Мбит | DDR | Samsung | ? | CMOS | ? | [84] |
1024 Мбит | DDR | Samsung | 140 нм | CMOS | ? | [50] | ||
2000 г. | GS eDRAM | 32 Мбит | eDRAM | Sony , Toshiba | 180 нм | CMOS | 279 мм 2 | [87] |
2001 г. | ? | 288 Мбит | RDRAM | Hynix | ? | CMOS | ? | [88] |
? | DDR2 | Samsung | 100 нм | CMOS | ? | [85] [50] | ||
2002 г. | ? | 256 Мбит | SDR | Hynix | ? | CMOS | ? | [88] |
2003 г. | EE + GS eDRAM | 32 Мбит | eDRAM | Sony, Toshiba | 90 нм | CMOS | 86 мм 2 | [87] |
? | 72 Мбит | DDR3 | Samsung | 90 нм | CMOS | ? | [89] | |
512 Мбит | DDR2 | Hynix | ? | CMOS | ? | [88] | ||
Эльпида | 110 нм | CMOS | ? | [90] | ||||
1024 Мбит | DDR2 | Hynix | ? | CMOS | ? | [88] | ||
2004 г. | ? | 2048 Мбит | DDR2 | Samsung | 80 нм | CMOS | ? | [91] |
2005 г. | EE + GS eDRAM | 32 Мбит | eDRAM | Sony, Toshiba | 65 нм | CMOS | 86 мм 2 | [92] |
Xenos eDRAM | 80 Мбит | eDRAM | NEC | 90 нм | CMOS | ? | [93] | |
? | 512 Мбит | DDR3 | Samsung | 80 нм | CMOS | ? | [85] [94] | |
2006 г. | ? | 1024 Мбит | DDR2 | Hynix | 60 нм | CMOS | ? | [88] |
2008 г. | ? | ? | LPDDR2 | Hynix | ? | |||
Апрель 2008 г. | ? | 8192 Мбит | DDR3 | Samsung | 50 нм | CMOS | ? | [95] |
2008 г. | ? | 16384 Мбит | DDR3 | Samsung | 50 нм | CMOS | ? | |
2009 г. | ? | ? | DDR3 | Hynix | 44 нм | CMOS | ? | [88] |
2048 Мбит | DDR3 | Hynix | 40 нм | |||||
2011 г. | ? | 16384 Мбит | DDR3 | Hynix | 40 нм | CMOS | ? | [96] |
2048 Мбит | DDR4 | Hynix | 30 нм | CMOS | ? | [96] | ||
2013 | ? | ? | LPDDR4 | Samsung | 20 нм | CMOS | ? | [96] |
2014 г. | ? | 8192 Мбит | LPDDR4 | Samsung | 20 нм | CMOS | ? | [97] |
2015 г. | ? | 12 Гбит | LPDDR4 | Samsung | 20 нм | CMOS | ? | [86] |
2018 г. | ? | 8192 Мбит | LPDDR5 | Samsung | 10 нм | FinFET | ? | [98] |
128 Гбит | DDR4 | Samsung | 10 нм | FinFET | ? | [99] |
SGRAM и HBM
Дата введения | Название чипа | Емкость ( бит ) [78] | Тип SDRAM | Производитель (и) | Процесс | МОП-транзистор | Область | Ссылка |
---|---|---|---|---|---|---|---|---|
Ноябрь 1994 | HM5283206 | 8 Мбит | SGRAM ( SDR ) | Hitachi | 350 нм | CMOS | 58 мм 2 | [100] [101] |
Декабрь 1994 | мкПД481850 | 8 Мбит | SGRAM (SDR) | NEC | ? | CMOS | 280 мм 2 | [102] [103] |
1997 г. | мкПД4811650 | 16 Мбит | SGRAM (SDR) | NEC | 350 нм | CMOS | 280 мм 2 | [104] [105] |
Сентябрь 1998 | ? | 16 Мбит | SGRAM ( GDDR ) | Samsung | ? | CMOS | ? | [83] |
1999 г. | КМ4132Г112 | 32 Мбит | SGRAM (SDR) | Samsung | ? | CMOS | ? | [106] |
2002 г. | ? | 128 Мбит | SGRAM ( GDDR2 ) | Samsung | ? | CMOS | ? | [107] |
2003 г. | ? | 256 Мбит | SGRAM (GDDR2) | Samsung | ? | CMOS | ? | [107] |
SGRAM ( GDDR3 ) | ||||||||
Март 2005 г. | K4D553238F | 256 Мбит | SGRAM (GDDR) | Samsung | ? | CMOS | 77 мм 2 | [108] |
Октябрь 2005 г. | ? | 256 Мбит | SGRAM ( GDDR4 ) | Samsung | ? | CMOS | ? | [109] |
2005 г. | ? | 512 Мбит | SGRAM (GDDR4) | Hynix | ? | CMOS | ? | [88] |
2007 г. | ? | 1024 Мбит | SGRAM ( GDDR5 ) | Hynix | 60 нм | |||
2009 г. | ? | 2048 Мбит | SGRAM (GDDR5) | Hynix | 40 нм | |||
2010 г. | K4W1G1646G | 1024 Мбит | SGRAM (GDDR3) | Samsung | ? | CMOS | 100 мм 2 | [110] |
2012 г. | ? | 4096 Мбит | SGRAM (GDDR3) | СК Хайникс | ? | CMOS | ? | [96] |
2013 | ? | ? | HBM | |||||
Март 2016 г. | MT58K256M32JA | 8 Гбит | SGRAM ( GDDR5X ) | Микрон | 20 нм | CMOS | 140 мм 2 | [111] |
Июнь 2016 г. | ? | 32 Гбит | HBM2 | Samsung | 20 нм | CMOS | ? | [112] [113] |
2017 г. | ? | 64 Гбит | HBM2 | Samsung | 20 нм | CMOS | ? | [112] |
Январь 2018 г. | K4ZAF325BM | 16 Гбит | SGRAM ( GDDR6 ) | Samsung | 10 нм | FinFET | ? | [114] [115] [116] |
Смотрите также
- Задержка CAS (CL)
- Гибридный куб памяти
- Многоканальная архитектура памяти
- Зарегистрированная / буферизованная память
- Четность RAM
- Шины соединения памяти / RAM
- Геометрия памяти
- Ползучесть стружки
- Основная память (RMM)
- Электрохимическая оперативная память
Рекомендации
- ^ «RAM» . Кембриджский словарь английского языка . Проверено 11 июля 2019 .
- ^ «RAM» . Оксфордский словарь для продвинутых учащихся . Проверено 11 июля 2019 .
- ^ Галлахер, Шон (4 апреля 2013 г.). «Память, которая никогда не забывает: на рынок поступают энергонезависимые модули DIMM» . Ars Technica. Архивировано 8 июля 2017 года.
- ^ «Архивы IBM - часто задаваемые вопросы по продуктам и услугам» . ibm.com . Архивировано 23 октября 2012 года.
- ^ Napper, Брайан, Компьютер 50: Университет Манчестера празднует рождение современного компьютера , архивируются с оригинала на 4 мая 2012 года , получен 26 мая +2012
- ^ Уильямс, ФК; Килбурн, Т. (сентябрь 1948 г.), «Электронные цифровые компьютеры», Nature , 162 (4117): 487, Bibcode : 1948Natur.162..487W , doi : 10.1038 / 162487a0 , S2CID 4110351 .Перепечатано в книге "Истоки цифровых компьютеров"
- ^ Уильямс, ФК; Kilburn, T .; Tootill, GC (февраль 1951 г.), "Универсальные высокоскоростные цифровые компьютеры: маломасштабная экспериментальная машина" , Proc. IEE , 98 (61): 13–28, doi : 10.1049 / pi-2.1951.0004 , заархивировано из оригинала 17 ноября 2013 г.
- ^ Б с д е е г ч I «1970: Полупроводники конкурируют с магнитопроводами» . Музей истории компьютеров . Проверено 19 июня 2019 .
- ^ а б в г «1966: Полупроводниковые ОЗУ служат для высокоскоростных запоминающих устройств» . Музей истории компьютеров . Проверено 19 июня 2019 .
- ^ «1960 - Показан металлооксидно-полупроводниковый (МОП) транзистор» . Кремниевый двигатель . Музей истории компьютеров .
- ^ Твердотельный дизайн - Vol. 6 . Горизонт Хаус. 1965 г.
- ^ «1968: технология кремниевого затвора, разработанная для ИС» . Музей истории компьютеров . Проверено 10 августа 2019 .
- ^ Патент США 3562721 , Роберт Х. Норман, «Solid State Коммутация и устройство памяти», опубликованный 9 February1971
- ^ а б «ДРАМ» . IBM100 . IBM . 9 августа 2017 . Проверено 20 сентября 2019 года .
- ^ Калькулятор Toscal BC-1411. Архивировано 29 июля 2017 г. в Wayback Machine , Музей науки, Лондон.
- ^ а б в "Спецификация для Toshiba" TOSCAL "BC-1411" . Старый веб-музей калькулятора . Архивировано 3 июля 2017 года . Проверено 8 мая 2018 .
- ^ a b c Настольный калькулятор Toshiba "Toscal" BC-1411. Архивировано 20 мая 2007 г. в Wayback Machine.
- ^ «1966: Полупроводниковые ОЗУ служат для высокоскоростных запоминающих устройств» . Музей истории компьютеров .
- ^ а б «Роберт Деннард» . Британская энциклопедия . Проверено 8 июля 2019 .
- ^ а б Лойек, Бо (2007). История полупроводниковой техники . Springer Science & Business Media . С. 362–363. ISBN 9783540342588.
I1103 был изготовлен по технологии P-MOS с 6 масками и кремниевым затвором с минимальными характеристиками 8 мкм. Полученный продукт имел размер ячейки памяти 2400 мкм², размер кристалла чуть меньше 10 мм² и продавался примерно за 21 доллар.
- ^ Беллис, Мэри. «Изобретение Intel 1103» .
- ^ а б в «Электронный дизайн» . Электронный дизайн . Издательская компания Hayden. 41 (15–21). 1993.
Первая коммерческая синхронная память DRAM, Samsung 16-Mbit KM48SL2000, использует однобанковую архитектуру, которая позволяет разработчикам систем легко переходить от асинхронных систем к синхронным.
- ^ "KM48SL2000-7 Лист данных" . Самсунг . Август 1992 . Проверено 19 июня 2019 .
- ^ «Samsung Electronics разрабатывает первую 128-мегабайтную SDRAM с возможностью производства DDR / SDR» . Samsung Electronics . Самсунг . 10 февраля 1999 . Проверено 23 июня 2019 .
- ^ «Компания Samsung Electronics выпускает сверхбыстрые 16-мегабайтные модули памяти DDR SGRAM» . Samsung Electronics . Самсунг . 17 сентября 1998 . Проверено 23 июня 2019 .
- ^ Зе, Саймон М. (2002). Полупроводниковые приборы: физика и технология (PDF) (2-е изд.). Вайли . п. 214. ISBN 0-471-33372-7.
- ^ «Теневой баран» . Архивировано 29 октября 2006 года . Проверено 24 июля 2007 .
- ^ Появление практического MRAM "Crocus Technology | Магнитные датчики | TMR-датчики" (PDF) . Архивировано из оригинального (PDF) 27 апреля 2011 года . Проверено 20 июля 2009 .
- ^ «Tower инвестирует в Crocus, подсказывает сделку с литейным заводом MRAM» . EETimes . Архивировано 19 января 2012 года.
- ^ «EcoRAM выступает как вариант с меньшим энергопотреблением, чем DRAM для серверных ферм». Архивировано 30 июня 2008 г.на Wayback Machine , Хизер Клэнси, 2008 г.
- ^ Термин был придуман в «Архивная копия» (PDF) . Архивировано (PDF) из оригинала 06.04.2012 . Проверено 14 декабря 2011 .CS1 maint: заархивированная копия как заголовок ( ссылка ).
- ^ «Платформа 2015: эволюция процессоров и платформ Intel® в следующем десятилетии» (PDF) . 2 марта 2005 г. Архивировано (PDF) из оригинала 27 апреля 2011 г.
- ^ Агарвал, Викас; Хришикеш, MS; Кеклер, Стивен В .; Бургер, Дуг (10–14 июня 2000 г.). «Тактовая частота по сравнению с IPC: конец пути для обычных микроархитектур» (PDF) . Материалы 27-го ежегодного международного симпозиума по компьютерной архитектуре . 27-й ежегодный международный симпозиум по компьютерной архитектуре . Ванкувер, Британская Колумбия . Проверено 14 июля 2018 года .
- ^ Райнер Васер (2012). Наноэлектроника и информационные технологии . Джон Вили и сыновья. п. 790. ISBN 9783527409273. Архивировано 1 августа 2016 года . Проверено 31 марта 2014 года .
- ^ Крис Джесшоп и Колин Иган (2006). Достижения в архитектуре компьютерных систем: 11-я Азиатско-Тихоокеанская конференция, ACSAC 2006, Шанхай, Китай, 6-8 сентября 2006 г., Материалы . Springer. п. 109. ISBN 9783540400561. Архивировано 1 августа 2016 года . Проверено 31 марта 2014 года .
- ^ Ахмед Амин Джеррайя и Уэйн Вульф (2005). Многопроцессорные системы на кристаллах . Морган Кауфманн. С. 90–91. ISBN 9780123852519. Архивировано 1 августа 2016 года . Проверено 31 марта 2014 года .
- ^ Селсо К. Рибейро и Симона Л. Мартинс (2004 г.). Экспериментальные и эффективные алгоритмы: третий международный семинар, WEA 2004, Angra Dos Reis, Бразилия, 25-28 мая 2004 г., Proceedings, Volume 3 . Springer. п. 529. ISBN 9783540220671. Архивировано 1 августа 2016 года . Проверено 31 марта 2014 года .
- ^ «Цены на SSD продолжают падать, теперь обновите свой жесткий диск!» . MiniTool . 2018-09-03 . Проверено 28 марта 2019 .
- ^ Коппок, Марк (31 января 2017 г.). «Если вы покупаете или модернизируете свой компьютер, рассчитывайте заплатить больше за оперативную память» . www.digitaltrends.com . Проверено 28 марта 2019 .
- ^ «IBM первая в памяти ИС» . Музей истории компьютеров . Проверено 19 июня 2019 .
- ^ а б Сах, Чжи-Тан (октябрь 1988 г.). «Эволюция МОП-транзистора - от концепции до СБИС» (PDF) . Труды IEEE . 76 (10): 1280–1326 (1303). Bibcode : 1988IEEEP..76.1280S . DOI : 10.1109 / 5.16328 . ISSN 0018-9219 .
- ^ а б в г д «Конец 1960-х: Начало памяти MOS» (PDF) . Японский музей истории полупроводников . 2019-01-23 . Проверено 27 июня 2019 .
- ^ Б с д е е г ч «Хронологический список продуктов Intel. Продукты отсортированы по дате» (PDF) . Музей Intel . Корпорация Intel. Июль 2005. Архивировано из оригинального (PDF) 9 августа 2007 года . Проверено 31 июля 2007 года .
- ^ а б в г «1970-е годы: эволюция SRAM» (PDF) . Японский музей истории полупроводников . Проверено 27 июня 2019 .
- ^ а б Пимбли, Дж. (2012). Усовершенствованная технология обработки CMOS . Эльзевир . п. 7. ISBN 9780323156806.
- ^ «Память Intel» . Intel Vintage . Проверено 6 июля 2019 .
- ^ а б Каталог данных компонентов (PDF) . Intel . 1978. стр. 3 . Проверено 27 июня 2019 .
- ^ «Кремниевый затвор MOS 2102A» . Intel . Проверено 27 июня 2019 .
- ^ а б «1978: Двухлуночная быстрая CMOS SRAM (Hitachi)» (PDF) . Японский музей истории полупроводников . Дата обращения 5 июля 2019 .
- ^ Б с д е е г ч я J K L «Память» . STOL (Интернет-технологии полупроводников) . Проверено 25 июня 2019 .
- ^ Исобэ, Мицуо; Учида, Юкимаса; Маэгути, Кендзи; Mochizuki, T .; Kimura, M .; Hatano, H .; Mizutani, Y .; Танго, Х. (октябрь 1981 г.). «Статическое ОЗУ CMOS / SOS 4K 18 нс». Журнал IEEE по твердотельным схемам . 16 (5): 460–465. Bibcode : 1981IJSSC..16..460I . DOI : 10.1109 / JSSC.1981.1051623 .
- ^ Yoshimoto, M .; Anami, K .; Shinohara, H .; Yoshihara, T .; Takagi, H .; Nagao, S .; Kayano, S .; Накано, Т. (1983). «Полная CMOS RAM 64 Кб с разделенной структурой слов». 1983 Международная конференция по твердотельным схемам IEEE. Сборник технических статей . XXVI : 58–59. DOI : 10.1109 / ISSCC.1983.1156503 . S2CID 34837669 .
- ^ Havemann, Роберт Х .; Эклунд, RE; Tran, Hiep V .; Хакен, РА; Скотт, ДБ; Фунг, ПК; Ham, TE; Фавро, Д.П .; Виркус, Р.Л. (декабрь 1987 г.). «Технология 0.8 # 181; м 256K BiCMOS SRAM». 1987 Международное совещание по электронным устройствам : 841–843. DOI : 10.1109 / IEDM.1987.191564 . S2CID 40375699 .
- ^ Шахиди, Гавам Г .; Давари, Биджан ; Деннард, Роберт Х .; Андерсон, Калифорния; Чаппелл, BA; и другие. (Декабрь 1994 г.). «КМОП 0,1 мкм комнатной температуры на КНИ». Транзакции IEEE на электронных устройствах . 41 (12): 2405–2412. Bibcode : 1994ITED ... 41.2405S . DOI : 10.1109 / 16.337456 .
- ^ а б в «Профили японских компаний» (PDF) . Смитсоновский институт . 1996 . Проверено 27 июня 2019 .
- ^ а б в г «История: 1990-е» . SK Hynix . Дата обращения 6 июля 2019 .
- ^ «Intel: 35 лет инноваций (1968–2003)» (PDF) . Intel. 2003 . Проверено 26 июня 2019 .
- ^ Память DRAM Роберта Деннарда history-computer.com
- ^ «Производители в Японии выходят на рынок DRAM, и плотность интеграции повышается» (PDF) . Японский музей истории полупроводников . Проверено 27 июня 2019 .
- ^ Б с д е е г ч я J Джеалоу, Джеффри Карл (10 августа 1990 г.). «Влияние технологии обработки на конструкцию усилителя чувствительности DRAM» (PDF) . CORE . Массачусетский технологический институт . С. 149–166 . Проверено 25 июня 2019 .
- ^ «Кремниевый затвор MOS 2107A» . Intel . Проверено 27 июня 2019 .
- ^ «Один из самых успешных динамических ОЗУ 16K: 4116» . Национальный музей американской истории . Смитсоновский институт . Проверено 20 июня 2019 .
- ^ Книга данных о памяти и руководство для дизайнеров (PDF) . Mostek . Март 1979. С. 9 и 183.
- ^ «Передовые технологии ИС: первая динамическая оперативная память размером 294 912 бит (288 КБ)» . Национальный музей американской истории . Смитсоновский институт . Проверено 20 июня 2019 .
- ^ «Компьютерная история за 1984 год» . Компьютерная надежда . Проверено 25 июня 2019 .
- ^ «Японские технические рефераты» . Японские технические рефераты . Университетские микрофильмы. 2 (3–4): 161. 1987.
Объявление 1M DRAM в 1984 году положило начало эре мегабайт.
- ^ а б Робинсон, Артур Л. (11 мая 1984 г.). «Экспериментальные микросхемы памяти достигают 1 мегабита: по мере их увеличения память становится все более важной частью бизнеса интегральных схем, как с технологической, так и с экономической точки зрения». Наука . 224 (4649): 590–592. DOI : 10.1126 / science.224.4649.590 . ISSN 0036-8075 . PMID 17838349 .
- ^ Книга данных по памяти MOS (PDF) . Техасские инструменты . 1984. С. 4–15 . Проверено 21 июня 2019 .
- ^ «Известные графические чипы: TI TMS34010 и VRAM» . Компьютерное общество IEEE . Проверено 29 июня 2019 .
- ^ «Двухпортовый графический буфер μPD41264 256K» (PDF) . NEC Electronics . Проверено 21 июня 2019 .
- ^ «Схема усилителя чувствительности для переключения множества входов на малой мощности» . Патенты Google . Проверено 21 июня 2019 .
- ^ «Прекрасные методы CMOS создают 1M VSRAM» . Японские технические рефераты . Университетские микрофильмы. 2 (3-4): 161. 1987.
- ^ Ханафи, Хусейн I .; Лу, Ники СС; Чао, HH; Хван, Вэй; Хенкельс, WH; Радживакумар, телевидение; Терман, Л. М.; Франч, Роберт Л. (октябрь 1988 г.). «Высокоскоростная DRAM 20 нс 128 кбит * 4 со скоростью передачи данных 330 Мбит / с». Журнал IEEE по твердотельным схемам . 23 (5): 1140–1149. Bibcode : 1988IJSSC..23.1140L . DOI : 10.1109 / 4.5936 .
- ^ Преодолевая гигабитный барьер, DRAM на ISSCC предвещают серьезное влияние на дизайн системы. (динамическая память с произвольным доступом; Международная конференция по твердотельным схемам; исследования и разработки Hitachi Ltd. и NEC Corp.) Highbeam Business, 9 января 1995 г.
- ^ Скотт, Дж. Ф. (2003). «Нано-сегнетоэлектрики» . В Цакалакос, Томас; Овидько, Илья А .; Васудеван, Асури К. (ред.). Наноструктуры: синтез, функциональные свойства и применение . Springer Science & Business Media . С. 584–600 (597). ISBN 9789400710191.
- ^ «Новый 32-мегабайтный псевдо-SRAM от Toshiba - не подделка» . Инженер . 24 июня 2001 . Проверено 29 июня 2019 .
- ^ «Исследование индустрии DRAM» (PDF) . Массачусетский технологический институт . 8 июня 2010 . Проверено 29 июня 2019 .
- ^ a b Здесь K , M , G или T относятся к двоичным префиксам, основанным на степени 1024.
- ^ "KM48SL2000-7 Лист данных" . Самсунг . Август 1992 . Проверено 19 июня 2019 .
- ^ а б «MSM5718C50 / MD5764802» (PDF) . Oki Semiconductor . Февраль 1999 . Проверено 21 июня 2019 .
- ^ «Технические характеристики Ultra 64». Следующее поколение . № 14. Imagine Media . Февраль 1996. с. 40.
- ^ «Прямой RDRAM» (PDF) . Рамбус . 12 марта 1998 . Проверено 21 июня 2019 .
- ^ а б «Компания Samsung Electronics выпускает сверхбыстрые 16-мегабайтные модули памяти DDR SGRAM» . Samsung Electronics . Самсунг . 17 сентября 1998 . Проверено 23 июня 2019 .
- ^ а б в «Samsung Electronics разрабатывает первую 128-мегабайтную SDRAM с возможностью производства DDR / SDR» . Samsung Electronics . Самсунг . 10 февраля 1999 . Проверено 23 июня 2019 .
- ^ а б в «Samsung демонстрирует первый в мире прототип памяти DDR 3» . Phys.org . 17 февраля 2005 . Проверено 23 июня 2019 .
- ^ а б «История» . Samsung Electronics . Самсунг . Проверено 19 июня 2019 .
- ^ а б «ДВИГАТЕЛЬ ЭМОЦИИ И СИНТЕЗАТОР ГРАФИКИ, ИСПОЛЬЗУЕМЫЙ В ЯДРЕ PLAYSTATION, СТАНОВИТСЯ ОДНИМ ЧИПОМ» (PDF) . Sony . 21 апреля 2003 . Проверено 26 июня 2019 .
- ^ Б с д е е г «История: 2000-е» . SK Hynix . Проверено 8 июля 2019 .
- ^ «Samsung разрабатывает самую быструю в отрасли память DDR3 SRAM для высокопроизводительных EDP и сетевых приложений» . Samsung Semiconductor . Самсунг . 29 января 2003 . Проверено 25 июня 2019 .
- ^ «Elpida поставляет модули DDR2 емкостью 2 ГБ» . Спрашивающий . 4 ноября 2003 . Проверено 25 июня 2019 .
- ^ «Samsung демонстрирует первую в отрасли 2-гигабитную память DDR2 SDRAM» . Samsung Semiconductor . Самсунг . 20 сентября 2004 . Проверено 25 июня 2019 .
- ^ «ニ ー 、 65nm 対 の 体 設備 を 導入。 3 年 間 で 2,000 億 円 の» . pc.watch.impress.co.jp . Архивировано 13 августа 2016 года.
- ^ Инженеры ATI через Beyond 3D Дэйва Баумана
- ^ «Наше гордое наследие с 2000 по 2009 год» . Samsung Semiconductor . Самсунг . Проверено 25 июня 2019 .
- ^ «Микросхемы Samsung 50 нм 2 ГБ DDR3 - самые маленькие в отрасли» . SlashGear . 29 сентября 2008 . Проверено 25 июня 2019 .
- ^ а б в г «История: 2010-е» . SK Hynix . Проверено 8 июля 2019 .
- ^ «Наше гордое наследие с 2010 года по настоящее время» . Samsung Semiconductor . Самсунг . Проверено 25 июня 2019 .
- ^ «Samsung Electronics представляет первую в отрасли память DRAM LPDDR5 8 Гбайт для мобильных приложений на базе 5G и искусственного интеллекта» . Самсунг . 17 июля 2018 . Проверено 8 июля 2019 .
- ^ «Samsung представляет вместительную оперативную память DDR4 256 ГБ» . Оборудование Тома . 6 сентября 2018 . Проверено 21 июня 2019 .
- ^ HM5283206 Лист данных . Hitachi . 11 ноября 1994 . Проверено 10 июля 2019 .
- ^ "Hitachi HM5283206FP10 8Mbit SGRAM" (PDF) . Смитсоновский институт . Проверено 10 июля 2019 .
- ^ μPD481850 Лист данных . NEC . 6 декабря 1994 . Проверено 10 июля 2019 .
- ^ Специальная память NEC . NEC . Осень 1995 г. с. 359 . Проверено 21 июня 2019 .
- ^ UPD4811650 Лист данных . NEC . Декабрь 1997 . Проверено 10 июля 2019 .
- ^ Такеучи, Кей (1998). «16М-БИТ ОЗУ СИНХРОННОЙ ГРАФИКИ: μPD4811650» . NEC Device Technology International (48) . Проверено 10 июля 2019 .
- ^ «Samsung объявляет о первом в мире 32-мегабитном SGRAM 222 МГц для 3D-графики и сетевых приложений» . Samsung Semiconductor . Самсунг . 12 июля 1999 . Проверено 10 июля 2019 .
- ^ а б «Samsung Electronics объявляет о выпуске JEDEC-совместимой памяти GDDR2 256 МБ для 3D-графики» . Samsung Electronics . Самсунг . 28 августа 2003 . Проверено 26 июня 2019 .
- ^ "K4D553238F Лист данных" . Samsung Electronics . Март 2005 . Проверено 10 июля 2019 .
- ^ «Samsung Electronics разрабатывает первую в отрасли сверхбыструю графическую память GDDR4 DRAM» . Samsung Semiconductor . Самсунг . 26 октября 2005 . Проверено 8 июля 2019 .
- ^ «K4W1G1646G-BC08 Техническое описание» (PDF) . Samsung Electronics . Ноября 2010 . Проверено 10 июля 2019 .
- ^ Шилов, Антон (29 марта 2016 г.). «Micron начинает пробовать память GDDR5X, раскрывает спецификации микросхем» . AnandTech . Проверено 16 июля 2019 .
- ^ а б Шилов, Антон (19 июля 2017 г.). «Samsung увеличивает объемы производства чипов HBM2 емкостью 8 ГБ в связи с растущим спросом» . AnandTech . Проверено 29 июня 2019 .
- ^ «HBM» . Samsung Semiconductor . Самсунг . Проверено 16 июля 2019 .
- ^ «Samsung Electronics начинает производство первой в отрасли 16-гигабитной памяти GDDR6 для передовых графических систем» . Самсунг . 18 января 2018 . Проверено 15 июля 2019 .
- ^ Киллиан, Зак (18 января 2018 г.). «Samsung запускает свои литейные предприятия для массового производства памяти GDDR6» . Технический отчет . Проверено 18 января 2018 .
- ^ «Samsung начинает производство самой быстрой памяти GDDR6 в мире» . Wccftech . 18 января 2018 . Проверено 16 июля 2019 .
Внешние ссылки
- СМИ, связанные с ОЗУ, на Викискладе?